Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke
University of Zagreb Faculty of Electrical Engineering and Computing
Cite this document
Šušak, D. (2018). Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke (Master's thesis). Zagreb: University of Zagreb, Faculty of Electrical Engineering and Computing. Retrieved from https://urn.nsk.hr/urn:nbn:hr:168:531814
Šušak, Dario. "Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke." Master's thesis, University of Zagreb, Faculty of Electrical Engineering and Computing, 2018. https://urn.nsk.hr/urn:nbn:hr:168:531814
Šušak, Dario. "Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke." Master's thesis, University of Zagreb, Faculty of Electrical Engineering and Computing, 2018. https://urn.nsk.hr/urn:nbn:hr:168:531814
Šušak, D. (2018). 'Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke', Master's thesis, University of Zagreb, Faculty of Electrical Engineering and Computing, accessed 14 November 2024, https://urn.nsk.hr/urn:nbn:hr:168:531814
Šušak D. Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke [Master's thesis]. Zagreb: University of Zagreb, Faculty of Electrical Engineering and Computing; 2018 [cited 2024 November 14] Available at: https://urn.nsk.hr/urn:nbn:hr:168:531814
D. Šušak, "Projektiranje i testiranje silaznog prekidačkog regulatora s programirljivom frekvencijom prekapčanja i podesivom brzinom uključenja/isključenja FET sklopke", Master's thesis, University of Zagreb, Faculty of Electrical Engineering and Computing, Zagreb, 2018. Available at: https://urn.nsk.hr/urn:nbn:hr:168:531814